خانه / مهندسی برق و الکترونیک / سایر موضوعات مهندسی برق و الکترونیک / دانلود مقاله isi طراحی و تنظیم یک PLL اصلاحیِ توان‌مبنا برای سیستم‌های هدایت توان متصل به شبکۀ تک‌فاز
دانلود مقاله isi طراحی و تنظیم یک PLL اصلاحیِ توان‌مبنا برای سیستم‌های هدایت توان متصل به شبکۀ تک‌فاز

دانلود مقاله isi طراحی و تنظیم یک PLL اصلاحیِ توان‌مبنا برای سیستم‌های هدایت توان متصل به شبکۀ تک‌فاز

عنوان فارسي مقاله :: دانلود مقاله isi طراحی و تنظیم یک PLL اصلاحیِ توان‌مبنا برای سیستم‌های هدایت توان متصل به شبکۀ تک‌فاز

عنوان انگليسي مقاله :: Design and Tuning of a Modified Power-Based PLL for Single-Phase Grid-Connected Power Conditioning Systems

  • تعداد صفحه مقاله انگليسي ISI ::
  • تعداد صفحه مقاله فارسي ISI ::
  • کد مقاله ISI ::
12 صحفه PDF
23 صحفه WORD
52983

فهرست مطالب ترجمه فارسي مقاله isi ::

فهرست مطالب ترجمه فارسي مقاله isi ::

چکیده
اصطلاحات شاخص
مقدمه
جدول۱: خلاصه مقایسه
شکل۱: نمای اصلی «اساسی» از یک PLL تک‌فاز
پیش‌زمینه
شکل۲: pPLL تک‌فاز
شکل۳: PLL که توسط Thacker et al. [12] پیشنهاد شد.
شکل۴: طرح پایه‌ای برای واحد پیشنهادیِ تشخیص فاز
روش پیشنهادی DFAC
تحلیل ریاضی
مدل کم‌سیگنال و تحلیل ثبات
راهنمائی‌هائی برای طراحی
عملکرد گذار
شکل۹: حاشیۀ فاز نسبت به فاکتور k
شکل۱۰: زمان سازشِ نرمال‌شده در برابر ضریب میرائی ζ
عبور از اختلال
شکل۱۱: نقشۀ پیش‌بینی تابع تبدیل اختلال
رانش سراسری
شکل۱۴: ساختار اصلاح شدۀ DFAC-pPLL برای اطمینان یافتن از قابلیت رانش سراسری
شکل۱۵: نتایج شبیه‌سازی برای جهش فاز ۴۰◦: (الف) فرکانس برآوردشده و (ب) خطای فاز
ارزیابی عملکرد
شکل۱۶: نتایج آزمایشی برای جهش فاز ۴۰◦
شکل۱۷: نتایج شبیه‌سازی برای جهش فرکانس ۵ Hz.
جهش فاز
جهش فرکانس
شکل۱۸: نتایج آزمایشی برای جهش ۵Hz در فرکانس
شکل۱۹: نتایج شبیه‌سازی برای افت ولتاژ ۳۰ درصدی
افت ولتاژ
اختلال تناوبی
مصونيت از نویز
مقایسه
شکل۲۲: نتایج آزمایشی برای تزریق سومین تناوب ۱۵%: Ch1
شکل۲۳: میزان مصونیت از نویز برای DFAC-pPLL پیشنهادی
نتایج

ترجمه چکيده مقاله ISI ::

ترجمه چکيده مقاله ISI ::

یکی از مهمترین جنبه‌های عملکرد مناسب سیستم‌های هدایت توان متصل به شبکۀ تک‌فاز همانا هماهنگی با شبکۀ بهره‌برداری است. در میان انواع تکنیک‌های همگام‌سازی، الگوریتم‌هائی که بر مبنای چرخۀ فاز قفل‌شده (PLL)«دارای فرکانس ثابت» به سبب مزایای بسیاری که دارند، توجهات بسیاری را به خود جلب کرده‌اند. معمولا PLLهای تک‌فاز از افزایندۀ سینوسی به‌عنوان فاز یاب «آشکارساز فاز» (PD) استفاده می‌کنند. به این PLLها معمولا به عنوان PLL توان‌مبنا (pPLL) ارجاع می‌شود. در این مقاله، مشکلات مربوط به pPLL (یعنی، حساسیت به تغیرات ولتاژ شبکه و اُسیلاسیون فرکانس دوبل «نوسانات فرکانس دوگانه» که در فاز/فرکانس برآوردی ظاهر می‌شود) به تفصیل بحث شده و برخی از راه‌حل‌هائی که قبلا گزارش شده، مورد آزمون قرار می‌گیرند. آنگاه برای غلبه بر این موانع، یک تکنیک ساده و موثر به نام روش فرکانس دوبل و تصحیح دامنه (DFAC) پیشنهاد می‌گردد. اثربخشی این روش پیشنهادی از طریق یک تحلیل ریاضی مفصل مورد ارزیابی قرار می‌گرد. آنگاه یک روش طراحی سیستماتیک برای ریزه‌کاری‌هائی در پارامترهای PLL پیشنهاد می‌شود که واکنش گذرای سریع ، «یعنی» ظرفیت بالائی در گذراندن «پشت سر گذاشتن» اختلال و یک عملکرد مستحکم را تضمین می‌کند. در نهایت نتایج شبیه سازی و آزمایش ارائه می‌شود که اثربخشی PLL پیشنهادی را برجسته می‌سازد.

دانلود مقاله isi طراحی و تنظیم یک PLL اصلاحیِ توان‌مبنا برای سیستم‌های هدایت توان متصل به شبکۀ تک‌فاز

پاسخ دهید

نشانی ایمیل شما منتشر نخواهد شد. بخش‌های موردنیاز علامت‌گذاری شده‌اند *